簡(jiǎn) 歷:
2019年9月 — 今 :中科院計(jì)算所,高級(jí)工程師
2010年1月 — 2012年1月:中科院計(jì)算所,博士后
2005年7月 — 2010年1月:中科院計(jì)算所,博士生
2001年7月 — 2004年7月:華中科技大學(xué),計(jì)算機(jī)學(xué)院,碩士生
1994年9月 — 1999年7月:同濟(jì)醫(yī)科大學(xué),第二臨床學(xué)院,本科生主要論著:
[1]D. Tang, Y. Bao, W. Hu and M. Chen, "DMA cache: Using on-chip storage to architecturally separate I/O data from CPU data for improving I/O performance," HPCA-16 2010 The Sixteenth International Symposium on High-Performance Computer Architecture, Bangalore, 2010, pp.1-12.
唐丹 高級(jí)工程師
研究方向:
所屬部門:先進(jìn)計(jì)算機(jī)系統(tǒng)研究中心、處理器芯片重點(diǎn)實(shí)驗(yàn)室
導(dǎo)師類別:
聯(lián)系方式:tangdan@ict.ac.cn
個(gè)人網(wǎng)頁(yè):